

Siemens Industry Online Support

**ANWENDUNGSBEISPIEL** 

# S7-1500 TM FAST – Getting Started

S7-1500 TM FAST / TIA Portal V17



# **Rechtliche Hinweise**

### Nutzung der Anwendungsbeispiele

In den Anwendungsbeispielen wird die Lösung von Automatisierungsaufgaben im Zusammenspiel mehrerer Komponenten in Form von Text, Grafiken und/oder Software-Bausteinen beispielhaft dargestellt. Die Anwendungsbeispiele sind ein kostenloser Service der Siemens AG und/oder einer Tochtergesellschaft der Siemens AG ("Siemens"). Sie sind unverbindlich und erheben keinen Anspruch auf Vollständigkeit und Funktionsfähigkeit hinsichtlich Konfiguration und Ausstattung. Die Anwendungsbeispiele stellen keine kundenspezifischen Lösungen dar, sondern bieten lediglich Hilfestellung bei typischen Aufgabenstellungen. Sie sind selbst für den sachgemäßen und sicheren Betrieb der Produkte innerhalb der geltenden Vorschriften verantwortlich und müssen dazu die Funktion des jeweiligen Anwendungsbeispiels überprüfen und auf Ihre Anlage individuell anpassen.

Sie erhalten von Siemens das nicht ausschließliche, nicht unterlizenzierbare und nicht übertragbare Recht, die Anwendungsbeispiele durch fachlich geschultes Personal zu nutzen. Jede Änderung an den Anwendungsbeispielen erfolgt auf Ihre Verantwortung. Die Weitergabe an Dritte oder Vervielfältigung der Anwendungsbeispiele oder von Auszügen daraus ist nur in Kombination mit Ihren eigenen Produkten gestattet. Die Anwendungsbeispiele unterliegen nicht zwingend den üblichen Tests und Qualitätsprüfungen eines kostenpflichtigen Produkts, können Funktions- und Leistungsmängel enthalten und mit Fehlern behaftet sein. Sie sind verpflichtet, die Nutzung so zu gestalten, dass eventuelle Fehlfunktionen nicht zu Sachschäden oder der Verletzung von Personen führen.

### Haftungsausschluss

Siemens schließt seine Haftung, gleich aus welchem Rechtsgrund, insbesondere für die Verwendbarkeit, Verfügbarkeit, Vollständigkeit und Mangelfreiheit der Anwendungsbeispiele, sowie dazugehöriger Hinweise, Projektierungs- und Leistungsdaten und dadurch verursachte Schäden aus. Dies gilt nicht, soweit Siemens zwingend haftet, z. B. nach dem Produkthaftungsgesetz, in Fällen des Vorsatzes, der groben Fahrlässigkeit, wegen der schuldhaften Verletzung des Lebens, des Körpers oder der Gesundheit, bei Nichteinhaltung einer übernommenen Garantie, wegen des arglistigen Verschweigens eines Mangels oder wegen der schuldhaften Verletzung wesentlicher Vertragspflichten. Der Schadensersatzanspruch für die Verletzung wesentlicher Vertragspflichten ist jedoch auf den vertragstypischen, vorhersehbaren Schaden begrenzt, soweit nicht Vorsatz oder grobe Fahrlässigkeit vorliegen oder wegen der Verletzung des Lebens, des Körpers oder der Gesundheit gehaftet wird. Eine Änderung der Beweislast zu Ihrem Nachteil ist mit den vorstehenden Regelungen nicht verbunden. Von in diesem Zusammenhang bestehenden oder entstehenden Ansprüchen Dritter stellen Sie Siemens frei, soweit Siemens nicht gesetzlich zwingend haftet.

Durch Nutzung der Anwendungsbeispiele erkennen Sie an, dass Siemens über die beschriebene Haftungsregelung hinaus nicht für etwaige Schäden haftbar gemacht werden kann.

### Weitere Hinweise

Siemens behält sich das Recht vor, Änderungen an den Anwendungsbeispielen jederzeit ohne Ankündigung durchzuführen. Bei Abweichungen zwischen den Vorschlägen in den Anwendungsbeispielen und anderen Siemens Publikationen, wie z. B. Katalogen, hat der Inhalt der anderen Dokumentation Vorrang.

Ergänzend gelten die Siemens Nutzungsbedingungen (https://support.industry.siemens.com).

### Securityhinweise

Siemens bietet Produkte und Lösungen mit Industrial Security-Funktionen an, die den sicheren Betrieb von Anlagen, Systemen, Maschinen und Netzwerken unterstützen.

Um Anlagen, Systeme, Maschinen und Netzwerke gegen Cyber-Bedrohungen zu sichern, ist es erforderlich, ein ganzheitliches Industrial Security-Konzept zu implementieren (und kontinuierlich aufrechtzuerhalten), das dem aktuellen Stand der Technik entspricht. Die Produkte und Lösungen von Siemens formen einen Bestandteil eines solchen Konzepts.

Die Kunden sind dafür verantwortlich, unbefugten Zugriff auf ihre Anlagen, Systeme, Maschinen und Netzwerke zu verhindern. Diese Systeme, Maschinen und Komponenten sollten nur mit dem Unternehmensnetzwerk oder dem Internet verbunden werden, wenn und soweit dies notwendig ist und nur wenn entsprechende Schutzmaßnahmen (z. B. Firewalls und/oder Netzwerksegmentierung) ergriffen wurden.

Weiterführende Informationen zu möglichen Schutzmaßnahmen im Bereich Industrial Security finden Sie unter <a href="https://www.siemens.com/industrialsecurity">https://www.siemens.com/industrialsecurity</a>.

Die Produkte und Lösungen von Siemens werden ständig weiterentwickelt, um sie noch sicherer zu machen. Siemens empfiehlt ausdrücklich, Produkt-Updates anzuwenden, sobald sie zur Verfügung stehen und immer nur die aktuellen Produktversionen zu verwenden. Die Verwendung veralteter oder nicht mehr unterstützter Versionen kann das Risiko von Cyber-Bedrohungen erhöhen.

Um stets über Produkt-Updates informiert zu sein, abonnieren Sie den Siemens Industrial Security RSS Feed unter <a href="https://www.siemens.com/cert">https://www.siemens.com/cert</a>.

# **Inhaltsverzeichnis**

| 1.       | Einführung                    | 4  |
|----------|-------------------------------|----|
| 1.1.     | Funktionsweise                | 5  |
| 1.1.1.   | Übersicht                     | 5  |
| 1.1.2.   | User Logik Quartus®-Projekt   | 7  |
| 1.1.2.1. | Deklarationen                 | 7  |
| 1.1.2.2. | IF_PROC-Prozess               | 7  |
| 1.1.2.3. | FUNC_PWM-Prozess              | 8  |
| 1.1.2.4. | FUNC_INC_CH0-Prozess          | 8  |
| 1.1.2.5. | FUNC_CAM_2-Prozess            | 9  |
| 1.1.2.6. | FUNC_CAM_1-Prozess            | 9  |
| 1.1.3.   | STEP 7-Programm               | 10 |
| 1.2.     | Verwendete Komponenten        | 12 |
| 2.       | Engineering                   | 13 |
| 2.1.     | Hardwareaufbau                | 13 |
| 2.2.     | Projektierung / Konfiguration | 15 |
| 2.3.     | Bedienung                     | 22 |
| 3.       | Wissenswertes                 | 24 |
| 4.       | Anhang                        | 26 |
| 4.1.     | Service und Support           | 26 |
| 4.2.     | Links und Literatur           | 27 |
| 4.3.     | Änderungsdokumentation        | 27 |

# Einführung

### Überblick

Das anwenderprogrammierbare Technologiemodul TM FAST bietet Ihnen in der S7-1500 / ET 200MP die Möglichkeit, besonders schnelle Prozesse zu steuern. Dabei sind Reaktionszeiten im Mikro- und Nanosekundenbereich möglich.

Die Funktion der Baugruppe wird dabei anwendungsspezifisch programmiert. Dazu wird mithilfe der Engineering Toolkette Intel® Quartus® Prime von Intel eine Applikation erstellt, die in das TM FAST geladen wird und dort von einem FPGA (Field Programmable Gate Array) abgearbeitet.

### Anwendungen

Das Einsatzgebiet der TM FAST-Baugruppe ist überall dort, wo es auf hochpräzise und extrem schnelle Reaktionszeiten ankommt, die von einer Standard-SPS nicht mehr verarbeitbar sind. Lösungen mit der TM FAST sind in puncto Genauigkeit, Auflösung und Reaktionszeit bis zum Faktor 1000 schneller als eine Standard-SPS.

### Beispiele hierzu sind:

- Kurze, einstellbare und reproduzierbare Reaktionen, z. B. für
  - Fehlteilausschleusung
  - Sortieranlagen
  - Schnellabschaltung zum Schutz der Maschine
- Positionserfassung mit
  - Inkrementalgebern
  - Absolutwertgebern
- Ausgabe von präzisen Impulsen und Impulsmustern, z. B. für
  - Ausgaben von Puls- oder Pixelmustern über mehrere parallele Digitalausgänge
  - Ausgabe von Pulsmustern mit frei definierten Pulsen und Pausen
  - Ausgabe von pulsweitenmodulierten Signalen
  - Ausgabe von Pulsen mit genau definierter Länge
- Erfassen von schnellen Signalen, z. B. für
  - Zählen von Ereignissen
  - Vermessen einer Frequenz
  - Vermessen einer Pulsdauer
  - Verzögerungsfreies Starten einer Ausgabesequenz

### Was liefert Ihnen dieses Beispiel?

Das Beispiel-Projekt

- ermöglicht es Ihnen sich mit den grundlegenden Konzepten des TM FAST-Moduls vertraut zu machen.
- stellt alle Schritte im Detail vor, von der Kompilierung der Logik mit der Quartus®-Software bis zur Steuerung des Moduls über eine Beobachtungs Tabelle im TIA Portal-Projekt.
- stellt den Beispiel-Code in der SIMATIC CPU und dem TM FAST mit Erläuterungen bereit.

### Voraussetzungen

Wir empfehlen Ihnen, mit unserem einführenden Beispiel "Hello World" im Programmierhandbuch \4\ zu beginnen, wenn Sie nicht bereits mit den grundlegenden Werkzeugen Intel® Quartus® Prime, MultiFieldbus Configuration Tool (MFCT) und TIA Portal vertraut sind.

In diesem Beispiel werden diese Grundlagen vorausgesetzt.

### 1.1. Funktionsweise

### 1.1.1. Übersicht

### **Realisierte Funktionen**

Die folgende Grafik zeigt die prinzipiellen Funktionen, die in diesem Beispiel realisiert sind.



- 1. Die Baugruppe gibt an den Klemmen CH4+/CH4- ein PWM-Signal mit 50% Einschaltdauer aus.
- 2. Die Ausgangsfrequenz wird über den Eingang "DI6" ausgewählt. Ist der Eingang "0", so ist die Ausgangsfrequenz 1 kHz, bei "1" (24V) beträgt die Ausgangsfrequenz 100 kHz.
- 3. Die Klemmen CH0+/CH0- dienen als Zähleingang. Die Logik zählt die Anzahl der Impulse mit einer Zählbreite von 16 Bit, d.h. es wird von 0x0000 bis 0xFFFF gezählt, danach startet der Zählwert (CntVal) wieder bei 0x0000.
- 4. Der Ausgang DQ0 ist "1", wenn der aktuelle Zählwert (CntVal) sich zwischen 0x2000 und 0x4000 befindet, sonst "0".
- 5. Der Ausgang DQ1 ist "1", wenn der aktuelle Zählwert kleiner ist als der über die Steuerschnittstelle von der CPU vorgegebene Wert "Cam1OffVal".
- 6. Der Eingang DIO dient als "Alive-Bit" für die CPU zur Erkennung, ob die Applikation auf der Baugruppe aktiv ist. Der Eingang ist im Beispiel fest mit 24 V verdrahtet. Der Zustand der digitalen Eingänge wird durch die Anwender-Logik im Beispiel in die Rückmeldeschnittstelle eingeblendet. Sobald die Logik aktiv ist, wird in der Rückmeldeschnittstelle am Byte 3 / Bit 0 eine "1" angezeigt.

Zur Darstellung der verschiedenen Möglichkeiten zur Kommunikation mit der CPU wird der anwenderdefinierte Schreibdatensatz TMFASTUserWriteRec (eingestellt auf 4 Byte Länge) wieder in die Rückmeldeschnittstelle (FB\_IF(3)) gespiegelt.

### Beschreibung der Steuerschnittstelle (Control Interface) - CPU -> TM FAST

Im Beispiel werden von den maximal möglichen 32 Bytes Ausgangsadressen der Steuerschnittstelle die Bytes 0 bis 3 verwendet

| Register   | ByteNr | Bit 7 | Bit 6 | Bit 5 | Bit 4      | Bit 3        | Bit 2 | Bit 1 | Bit 0 |  |
|------------|--------|-------|-------|-------|------------|--------------|-------|-------|-------|--|
| CTDL IE(O) | 0 1    |       |       |       | nicht be   | nutzt (0x000 | 0)    |       |       |  |
| CTRL_IF(0) | 2 - 3  |       |       |       | Cam1OffVal | (0x0000 – 0  | xFFFF |       |       |  |
|            | 431    |       |       |       | nicht be   | nutzt (0x000 | 0)    |       |       |  |

Tabelle 1-1

### Beschreibung der Rückmeldeschnittstelle (Feedback Interface) TM FAST -> CPU

Im Beispiel werden von den maximal möglichen 32 Byte Eingangsadressen der Rückmeldeschnittstelle die Bytes 0 bis 19 verwendet:

| Register    | ByteNr  | Bit 7             | Bit 6             | Bit 5             | Bit 4             | Bit 3                     | Bit 2              | Bit 1             | Bit 0             |
|-------------|---------|-------------------|-------------------|-------------------|-------------------|---------------------------|--------------------|-------------------|-------------------|
|             | 0       | "0"               | "0"               | "0"               | "0"               | Status<br>DQ11            | Status<br>DQ10     | Status<br>DQ9     | Status<br>DQ8     |
| F(0)        | 1       | Status<br>DQ7     | Status<br>DQ6     | Status<br>DQ5     | Status<br>DQ4     | Status<br>DQ3             | Status<br>DQ2      | Status<br>DQ1     | Status<br>DQ0     |
| FB_IF(0)    | 2       | "0"               | "0"               | "0"               | "0"               | Status<br>DI11            | Status<br>DI10     | Status<br>DI9     | Status<br>DI8     |
|             | 3       | Status<br>DI7     | Status<br>DI6     | Status<br>DI5     | Status<br>DI4     | Status<br>DI3             | Status<br>DI2      | Status<br>DI1     | Status<br>DIO     |
|             | 4       | "0"               | "0"               | "0"               | "0"               | Quality<br>DQ QI11        | Quality<br>DQ QI10 | Quality<br>DQ QI9 | Quality<br>DQ QI8 |
| F(1)        | 5       | Quality<br>DQ QI7 | Quality<br>DQ QI6 | Quality<br>DQ QI5 | Quality<br>DQ QI4 | Quality<br>DQ QI3         | Quality<br>DQ QI2  | Quality<br>DQ QI1 | Quality<br>DQ QI0 |
| FB_IF(1)    | 6       | "0"               | "0"               | "0"               | "0"               | Quality<br>DQ QI11        | Quality<br>DQ QI10 | Quality<br>DQ QI9 | Quality<br>DQ QI8 |
|             | 7       | Quality<br>DI QI7 | Quality<br>DI QI6 | Quality<br>DI QI5 | Quality<br>DI QI4 | Quality<br>DI QI3         | Quality<br>DI QI2  | Quality<br>DI QI1 | Quality<br>DI QI0 |
|             | 8       | OE<br>CH7         | OE<br>CH6         | OE<br>CH5         | OE<br>CH4         | OE<br>CH3                 | OE<br>CH2          | OE<br>CH1         | OE<br>CH0         |
| -(2)        | 9       | QI<br>CH7         | QI<br>CH6         | QI<br>CH5         | QI<br>CH4         | QI<br>CH3                 | QI<br>CH2          | QI<br>CH1         | QI<br>CH0         |
| FB_IF(2)    | 10      | Status<br>CH7 Tx  | Status<br>CH6 Tx  | Status<br>CH5 Tx  | Status<br>CH4 Tx  | Status<br>CH3 Tx          | Status<br>CH2 Tx   | Status<br>CH1 Tx  | Status<br>CH0 Tx  |
|             | 11      | Status<br>CH7 Rx  | Status<br>CH6 Rx  | Status<br>CH5 Rx  | Status<br>CH4 Rx  | Status<br>CH3 Rx          | Status<br>CH2 Rx   | Status<br>CH1 Rx  | Status<br>CH0 Rx  |
| FB_IF(3)    | 12 – 15 |                   | (letzter Wert     | , der über de     |                   | WriteVal<br>laten auf den | TM FAST ges        | chrieben wu       | rde)              |
| <del></del> | 16 – 17 |                   |                   |                   | nicht ben         | utzt (0x0000)             | )                  |                   |                   |
| FB_IF(4)    | 18 – 19 | (                 | (letzter Wert a   | an gezählten      |                   | EntVal<br>I0+/CH0- end    | loser Zähler (     | 0x0000 – 0xI      | FFFF)             |
|             | 20 – 31 |                   |                   |                   | nicht ben         | utzt (0x0000)             | )                  |                   |                   |

Tabelle 1-2

### **HINWEIS**

Im Kapitel 3 finden Sie eine vollständige Auflistung der Steuer- und Rückmeldeschnittstelle im PLC und TM FAST-Format.

### 1.1.2. User Logik Quartus®-Projekt

Die im Quartus® Projekt realisierte Loqik gliedert sich in die Funktionalitäten aus Kap. 1.1.1 und wird in Auszügen in diesem Kapitel erläutert.

#### Deklarationen 1.1.2.1.

Die Alias im Deklarations-Abschnitt des Programms ermöglichen eine bessere Lesbarkeit der Daten im Feedback-Interface.

Die Zustände der einzelnen digitalen Ein- und Ausgänge (STATUS DI / STATUS DQ) werden jeweils als Array mit einem einzigen Alias dargestellt.

QUALITY DI und QUALITY DO beinhalten die Quality-Informationen zum jeweiligen Ein- oder Ausgang ("1" entspricht "bad" und zeigt einen Fehler an).

Für die RS-485 Kanäle werden die Informationen als STATUS\_RX (Empfangsrichtung) oder STATUS\_TX (Senderichtung) bezeichnet. Über OE TXRX (Output Enable für RS-485-Kanal) können Sie zwischen Sende- und Empfangsbetrieb umschalten.

```
-- Control Interface
18
       alias
                 Cam1OffVal:
                                    std_logic_vector is CTRL_IF(0)( 15 downto 0);
19
20
21
22
23
24
25
26
27
28
29
30
       -- Feedback Interface
                                  std_logic_vector is FB_IF(0)( 11 downto 0);
std_logic_vector is FB_IF(0)( 27 downto 16);
       alias
                 STATUS_DI:
       alias
                 STATUS_DQ:
       alias
                 QUALITY_DI:
                                    std_logic_vector is FB_IF(1)( 11 downto 0)
                                    std_logic_vector is FB_IF(1)( 27 downto 16);
       alias
                 QUALITY_DQ:
                               std_logic_vector is FB_IF(2)( 7 downto 0);
std_logic_vector is FB_IF(2)( 15 downto 8);
std_logic_vector is FB_IF(2)( 23 downto 16);
       alias
                 STATUS_RX:
                 STATUS_TX:
       alias
       alias
                 QI_TXRX:
       alias
                 OE_TXRX:
                                std_logic_vector is FB_IF(2)( 31 downto 24);
31
32
       alias
                 UserWriteVal:
                                     std_logic_vector is FB_IF(3);
33
       alias
                 CntVal:
                              std_logic_vector is FB_IF(4)( 15 downto 0);
```

#### 1.1.2.2. IF\_PROC-Prozess

Der IF PROC-Prozess zeigt den Status aller I/Os in der Rückmelde-Schnittstelle (siehe Tabelle 1-2) in dem er die Zustände in die Rückmelde-Schnittstelle für die CPU schreibt.

```
☐IF_PROC: PROCESS(CLK,RST)
54
    BEGIN
         if RST = '1' then
55
    中上中
            FB_IF <= (others => (others => '0'));
56
57
58
         elsif Rising_edge(clk) then
            STATUS_DI <= DI;
59
            STATUS_DQ <= DQ;
            QUALITY_DI <= DI_QI_BAD;
60
61
            QUALITY_DQ <= DQ_QI_BAD;
            STATUS_TX <= RS485_TX;
62
63
            STATUS_RX <= RS485_RX
64
            QI_TXRX <= RS485_QI_BAD;
65
            OE_TXRX <= RS485_OE;
            CntVal <= S_CntVal:
66
            UserWriteVal <= WR_REC(0);</pre>
67
         end if;
68
     END PROCESS;
```

### **HINWEIS**

Der Zustand des Digitaleingangs DIO (in der Logik FB IF(0)(0)) wird aus Sicht der CPU in Byte 3 Bit 0 eingeblendet, da zwischen dem Modul und TIA Portal eine Konvertierung von Little Endian zu Big Endian erfolgt.

Sofern Sie den Eingang DIO mit 24 V verbunden haben, können Sie anhand des Wertes dieses "Alive-Bits" in der CPU erkennen, dass die Logik aktiv ist.

#### 1.1.2.3. **FUNC PWM-Prozess**

Der FUNC\_PWM-Prozess gibt in Abhängigkeit vom Wert des Eingangs DI6 ein pulsweitenmoduliertes Signal am CH4-Ausgang aus. Das Impuls-/Pauseverhältnis ist 50/50.

- DI6 = "0": Ausgabefrequenz = 1 kHz
- DI6 = "1": Ausgabefrequenz = 100 kHz

```
FUNCT_PWM: PROCESS(CLK, RST, CTRL_IF)
        BEGIN
       日
             if RST = '1' then
 93
                 RS485_OE(4) <= '0';
RS485_TX(4) <= '0';
 94
      F
 95
 96
             elsif rising_edge(clk) then
                 rising_edge(CIK) then

RS485_OE(4) <= '1';

if DI(6) = '0' then

RS485_TX(4) <= '0';

PWM_CTRL_PERIOD_RS485 <= PWM_CTRL_PERIOD_1K; -- load PWM periode value

PUBLIC FORTH RS485 <= PULSE_LENGTH_1K; -- load pulse width value
 97
      F
 98
 99
100
101
102
                                         <= '0'
                      RS485_TX(4)
103
                     PWM_CTRL_PERIOD_RS485 <= PWM_CTRL_PERIOD_100K; -- load PWM periode value PULSE_LENGTH_RS485 <= PULSE_LENGTH_100K; -- load pulse width value
104
105
                 end if;
if ( unsigned ( PWM_COUNTER ) <= 1 ) then</pre>
106
107
                     PWM_COUNTER <= PWM_CTRL_PERIOD_RS485;
RS485_TX(4) <= '0';
108
109
110
       白
                 else
                     PWM_COUNTER <= std_logic_vector ( unsigned ( PWM_COUNTER ) - 1 );</pre>
111
112
                 end if

    puĺse width comparator (Duty Cycle)

113
114
                 if unsigned ( PWM_COUNTER ) <= unsigned ( PULSE_LENGTH_RS485 ) then
      自由
115
                     RS485_{TX}(4)
                                       <= '1';
116
                  else
117
                     RS485_TX(4)
                                       <= '0';
                 end if;
118
             end if;
      END PROCESS;
```

#### 1.1.2.4. FUNC\_INC\_CHO-Prozess

Der 16-Bit-Zähler an CH0 ist mit dem Ausgang CH4 (PWM-Signal) verdrahtet. Der Zähler inkrementiert seinen Wert CntVal bei jeder positiven Flanke an CH0 bis zum Wert 0xFFFF und springt dann wieder auf 0x0000 zurück. Der Zählwert ist in der Variablen <CntVal> als 16-Bit-Wert dargestellt und in der Rückmeldeschnittstelle in den Bytes 18 und 19 eingeblendet.

```
☐FUNCT_INC_CH0: PROCESS(CLK, RST)
71
72
73
74
75
       variable cnt_edge : integer := 0;
           if RST = '1' then
               S_CntVal <= (others => '0');
76
77
           elsif rising_edge(clk) then
               d_bit(0) <= RS485_RX(0); -- Positiv Edge Detection</pre>
               u_bit(0) <= k5405_KA(U); -- POSITIV Edge Detection
d_bit(1) <= d_bit(0);
S_CntVal <= std_logic_vector ( to_unsigned(cnt_edge,S_CntVal'length));
if d_bit = "01" then</pre>
78
79
80
81
                   if cnt_edge = 65535 then
82
83
                       cnt_edge := 0;
                       cnt_edge := cnt_edge + 1; -- Increment
84
                   end if;
85
               end if;
86
87
           end if;
     END PROCESS:
```

### 1.1.2.5. FUNC CAM 2-Prozess

Die Funktion FUNC\_CAM\_2 vergleicht den Zählwert mit 2 festen Vergleichswerten und gibt das Ergebnis am Ausgang DQ0 aus.

Der Zählwert <CntVal> wird mit den 2 Variablen <hex\_compare\_a> (0x2000) und <hex\_compare\_b> (0x4000) verglichen. Nur wenn CntVal zwischen den beiden Werten liegt, wird DQ0 auf "1" gesetzt.

```
FUNCT_CAM_2: PROCESS(CLK, RST, CntVal)

variable hex_compare_a : std_logic_vector(15 downto 0) := x"2000";

variable hex_compare_b : std_logic_vector(15 downto 0) := x"4000";
122
123
124
125
         BEGIN
       Dif RST = '1' then
DQ(0) <= '0';
126
      if hex_compare_a <= S_CntVal AND S_CntVal <= hex_compare_b then DQ(0) <= '1'; else
127
127 DQ(0) <= '0';
128 Epelsif Rising_edge(CLK) then
129
130
131
132
                   DQ(0) <= '0';
        end
end if;
              end if;
133
134
135
        END PROCESS:
```

### 1.1.2.6. FUNC\_CAM\_1-Prozess

Die Funktion FUNC\_CAM\_1 vergleicht den Zählwert CntVal mit einem Vergleichswert aus der Steuerschnittstelle und gibt das Ergebnis am Ausgang DQ1 aus

```
⊨FUNCT_CAM_1: PROCESS(CLK, RST, CntVal)
| BEGIN
138
    Dif RST = '1' then
DQ(1) <= '0';
139
if S_CntVal <= Cam1OffVal then DQ(1) <= '1';
143
144
         else
145
            DQ(1) <= '0';
         end if;
146
     end if;
147
148
     END PROCESS;
```

### 1.1.3. STEP 7-Programm

Das STEP 7 Programm hat in diesem Beispiel nur die Aufgabe die TM FAST-Anwendung zu verwalten und die Statusinformationen zu erhalten.

Die Steuer- und Rückmeldeschnittstelle ist über das projektierte Prozessabbild zugänglich. Zur leichteren Bedienbarkeit in der Beobachtungstabelle (siehe Kap. 2.3) sind die beiden Bereiche auf individuelle Datentypen gemappt.

### Schema

Die folgende Grafik zeigt die Programmstruktur in der S7-1500-CPU.



### Programmbausteine

Das Anwenderprogramm der SIMATIC S7-1500-CPU besteht aus den folgenden Elementen:

| Element                             | Beschreibung                                                                                                                                          |
|-------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| Main                                | lm OB1 wird der Funktionsbaustein "<br>TestHandler_LTMFAST_ControlREC "<br>inklusive des dazugehörigen Instanz-Datenbausteins zyklisch<br>aufgerufen. |
| FB "TestHandler_LTMFAST_ControlREC" | Der Baustein ruft intern den Baustein "LTMFAST_ControlREC" auf.                                                                                       |
| FB "LTMFAST_ControlREC"             | Der Baustein aus der LTMFAST-Library verwaltet die TM FAST-Anwendung.                                                                                 |
| DB "ControlFPGAstate"               | Global-DB zur Aufnahme der Paramter des FB "LTMFAST_ControlREC"                                                                                       |
| PLC-Datentyp<br>"TMFASTGS01Control" | Datentyp zur Abbildung der Steuerschnittstelle auf das projektierte Prozessabbild der Ausgänge des TM FAST (siehe Tabelle 1-1)                        |
| PLC-Datentyp<br>"TMFASTGS01Feedback | Datentyp zur Abbildung der Rückgabeschnittstelle auf das projektierte Prozessabbild der Eingänge des TM FAST (siehe Tabelle 1-2)                      |

Tabelle 1-3

### Variablen der Steuer- und Rückgabeschnittstelle

Die Variablen <FAST\_FB> und <FAST\_CTRL> bilden die projektierten I/O Prozessabbildbereiche mit den Variablentypen "TMFASTGS01Feedback" und "TMFASTGS01Control" auf die definierten Steuer- und Rückgabeschnittstellen aus Tabelle 1-1 und Tabelle 1-2 ab.

|           | Name            | Data type            | Address |
|-----------|-----------------|----------------------|---------|
| €11       | ▼ FAST_FB       | "TMFASTGS01Feedback" | %10.0   |
| €11       | Status DQ[118]  | Byte                 | %IB0    |
| 1         | Status DQ[70]   | Byte                 | %IB1    |
| €11       | Status DI[118]  | Byte                 | %IB2    |
| €11       | Status DI[70]   | Byte                 | %IB3    |
| €11       | Quality DQ[118] | Byte                 | %IB4    |
| €11       | Quality DQ[70]  | Byte                 | %IB5    |
| €11       | Quality DI[118] | Byte                 | %IB6    |
| €11       | Quality DI[70]  | Byte                 | %IB7    |
| €11       | Status OE       | Byte                 | %IB8    |
| €11       | Quality CHx     | Byte                 | %IB9    |
| €11       | Status TX       | Byte                 | %IB10   |
| €11       | Status RX       | Byte                 | %IB11   |
| €11       | UserWriteVal    | UDInt                | %ID12   |
| €11       | CntVal          | UDInt                | %ID16   |
| €11       | ▼ FAST_CTRL     | "TMFASTGS01Control"  | %Q0.0   |
| €11       | Reserved        | Word                 | %QW0    |
| <b>40</b> | Cam1OffVal      | Word                 | %QW2    |

# Verwendete Komponenten

Dieses Anwendungsbeispiel wurde mit diesen Hard- und Softwarekomponenten erstellt:

| Komponente      | Anzahl | Artikelnummer       | Hinweis                        |
|-----------------|--------|---------------------|--------------------------------|
| CPU 1516-3PN/DP | 1      | 6ES7 516-3AN02-0AB0 | Oder eine ähnliche S7-1500 CPU |
| TM FAST         | 1      | 6ES7 554-1AA00-0AB0 |                                |
| TIA Portal V17  |        | 6ES7 7810           | Oder höher                     |

Tabelle 1-4

Die aufgeführten Komponenten können Sie z. B. über die Siemens Industry Mall beziehen.

Folgende zusätzliche SW-Komponenten sind für die Durchführung dieses Beispiels notwendig. Laden Sie sich die Dateien von den angegebenen Links im SiePortal und den entsprechenden Herstellerseiten herunter und installieren Sie die Pakete auf Ihrem PC.

|    | Komponente                                                   | Datei                  | Download-Link |
|----|--------------------------------------------------------------|------------------------|---------------|
| 1. | Intel® Quartus® Prime V22.1                                  |                        | <u>181</u>    |
| 2. | Quartus® TM FAST-Grundprojekt mit<br>der Siemens-Systemlogik | MP_FAST_1_V1.0.1.zip   | <u>151</u>    |
| 3. | MultiFieldbus-Configuration Tool<br>(MFCT) ab V1.5           | MFCT_1_5_0_0.zip       | <u>161</u>    |
| 4. | HSP368 (nur für TIA Portal V17)                              | TIA_Portal_V17_HSP.zip | <u>\7\</u>    |

Tabelle 1-5

Dieses Anwendungsbeispiel besteht aus den folgenden Komponenten:

| Komponente               | Dateiname                                       | Hinweis                                 |
|--------------------------|-------------------------------------------------|-----------------------------------------|
| Diese Dokumentation      | 109823442_Getting_Started_TM-FAST_DOC_V1.0_de   |                                         |
| TIA Portal-Projekt (V17) | 109823442_TM_FAST_Getting_Started_PROJ_V1.0.zip | Archiviertes TIA Portal Projekt (*.zap) |
| FPGA-Projekt             | 109823442_TFL_FASTGS01_PROJECT_a.zip            |                                         |

Tabelle 1-6

# 2. Engineering

### 2.1. Hardwareaufbau

### Aufbau

Die erforderlichen Hardware-Komponenten sind im Kapitel 1.2 aufgeführt.

### **ACHTUNG**

Die Aufbaurichtlinien für SIMATIC S7-1500 sind zu beachten. Lesen Sie dazu die entsprechenden Gerätehandbücher.

Schalten Sie die Spannungsversorgung erst ein, nachdem Sie den Aufbau beendet und überprüft haben!

Die folgende Grafik zeigt Ihnen den Hardwareaufbau, mit dem dieses Beispiel realisiert wurde.



### Verdrahtung der Anschlüsse der TM FAST-Baugruppe

Das Anwenderprogramm im TM FAST erzeugt verschiedene Signale (siehe Kap. <u>1.1.1</u>), die über Zähleingänge wieder eingelesen werden.

Verdrahten Sie den 40-poligen Frontstecker der TM FAST wie in der Grafik und Tabelle gezeigt.



| Klemme |      | Funktion                          | Funktion              |       | Klemme |
|--------|------|-----------------------------------|-----------------------|-------|--------|
|        |      | Linke Anschlussseite              | Rechte Anschlussseite |       |        |
| 1      | CH0+ | Pulse Input+                      | Pulse Output+         | CH4+  | 21     |
|        |      | → mit CH4+ verdrahtet             | → mit CH0+ verdrahtet |       |        |
| 2      | CH0- | Pulse Input-                      | Pulse Output-         | CH4-  | 22     |
|        |      | → mit CH4- verdrahtet             | →mit CH0- verdrahtet  |       |        |
| 3      | CH1+ |                                   |                       | CH5+  | 23     |
| 4      | CH1- |                                   |                       | CH5-  | 24     |
| 5      | DQ0  | TRUE, wenn 0x2000 <               |                       | DQ6   | 25     |
|        |      | <cntval> &lt; 0x4000</cntval>     |                       |       |        |
| 6      | DQ1  | TRUE, wenn <cntval> &lt;</cntval> |                       | DQ7   | 26     |
|        |      | <cam1offval></cam1offval>         |                       |       |        |
| 7      | DI0  | → fest mit 24 V verdrahtet        | 0V → 1 kHz an CH4     | DI6   | 27     |
|        |      |                                   | 24V → 100 kHz an CH4  |       |        |
| 8      | DI1  |                                   |                       | DI7   | 28     |
| 9      | DIQ2 |                                   |                       | DIQ8  | 29     |
| 10     | CH2+ |                                   |                       | CH6+  | 30     |
| 11     | CH2- |                                   |                       | CH6-  | 31     |
| 12     | CH3+ |                                   |                       | CH7+  | 32     |
| 13     | CH3- |                                   |                       | CH7-  | 33     |
| 14     | DQ3  |                                   |                       | DQ9   | 34     |
| 15     | DQ4  |                                   |                       | DQ10  | 35     |
| 16     | DI3  |                                   |                       | DI9   | 36     |
| 17     | DI4  |                                   |                       | DI10  | 37     |
| 18     | DIQ5 |                                   |                       | DIQ11 | 38     |
| 19     | -    |                                   |                       | М     | 39     |
| 20     | -    |                                   |                       | М     | 40     |

## **Projektierung / Konfiguration**

### Quartus® Prime-Projektierung

- 1. Laden Sie von der SiePortal-Seite "Ergänzende SW-Komponenten für TM FAST" \\(^1\) die Datei "MP FAST 1 \(^1\).0.1.zip" herunter und entpacken Sie diese. Die entpackte Datei wird als Intel® Quartus® Prime Archivdatei "MP FAST 1.gar" zur Verfügung gestellt. Diese enthält das komplette TM FAST Grundprojekt mit der Siemens Systemlogik (TFL MP FAST 1.gpf) für den auf der TM FAST Baugruppe befindlichen Cyclone® 10 FPGA.
- 2. Starten Sie die Quartus® Prime Software und öffnen Sie das dearchivierte Quartus®-Projekt "TFL MP FAST 1.qpf".
- 3. Wählen Sie im Project Navigator die Option "Files" aus.



- 4. Bringen Sie im geöffneten Grundprojekt die Funktion des Getting Started-Beispiels ein. Tauschen Sie hierzu die Architekturdatei aus:
  - Klicken Sie dazu mit der rechten Maustaste im Project Navigator auf "Files" und wählen Sie "Add/Remove Files in
  - Entfernen Sie die Datei TFL USER EXAMPLE HELLO WORLD a.vhd aus dem Projekt.
  - Fügen Sie die Datei TFL\_FASTGS01\_PROJECT\_a.vhd dem Projekt hinzu.



### **Ergebnis:**

Sie haben nun das TFL USER EXAMPLE HELLO WORLD a.vhd durch die neue Beispiel-Architektur-Datei TLF\_FASTGS01\_PROJECT\_a.vhd ersetzt.



5. Passen Sie nun die User Logik Version (hier V1.0.0) und Application ID (hier: FASTGS01) in der Datei TFL\_FAST\_USER\_IP\_CONF\_PUBLIC\_p.vhd an.



6. Kompilieren Sie das Projekt.



### **HINWEIS**

Wir empfehlen, den Prozess "Analyse & Synthesis" zuerst getrennt durchzuführen, bevor Sie den kompletten Compile Design-Prozess starten.

### Ergebnis:

Als Ergebnis der Kompilierung erhalten Sie 2 Dateien im Projekt-Ordner:

- TFL MP FAST 1.rbf: Raw Binary File. Diese Datei benötigen Sie, um mit dem MFCT-Tool die UPD-Datei zu generieren.
- TFL MP FAST 1.sof: SRAM Object File. Mit dieser Datei können Sie die Logik mit dem Download Cable und dem TM FAST Debug Connector direkt in das FPGA laden.

### Aktionen im MFCT-Tool

Um die kompilierte Logik in den nichtflüchtigen Flash-Speicher des TM FAST zu laden, müssen Sie nun mit dem MFCT-Tool eine UPD-Datei erzeugen.

1. Öffnen Sie das MFCT-Tool und klicken Sie auf die Kachel "TM FAST".



- 2. Tragen Sie die folgenden beiden Dateien in die entsprechenden Eingabefelder ein:
  - das Raw Binary File "TFL\_MP\_FAST\_1.rbf" (Ergebnis der Quartus® Kompilierung)
  - die Datei "TFL FAST USER IP CONF PUBLIC MP FAST 1 p.vhd" (für die Application ID und die Version)



### **HINWEIS**

In einem dezentralen Aufbau können Sie die UPD-Datei mit dem MFCT-Tool in den Flash-Speicher des Moduls laden. Ab der Version 1.5.1 des MFCT-Tools wird der Download auch für den zentralen Aufbau unterstützt.

In unserem Beispiel ist das TM FAST-Modul im zentralen Aufbau projektiert. Sie können die UPD-Datei direkt aus dem TIA-Portal Projekt auf die Baugruppe laden.

3. Starten Sie TIA Portal und entpacken Sie das Archiv "TM FAST Getting Started 01.zap17".

### **HINWEIS**

Im TIA Portal V18 ist die TM FAST Baugruppe bereits integriert, für TIA Portal V17 benötigen zusätzlich das HSP368.



4. Gehen Sie online und selektieren Sie im Projektbaum bei "Lokale Module" ("Local modules") im Menü des TM FAST "Online & Diagnostics".



5. Wählen Sie die zuvor mit dem MFCT-Tool erstellte UPD-Datei unter "Functions > Firmware and application loader" aus und klicken Sie anschließend auf "Run update".



### Ergebnis:

Die Logik ist nun in den Flash-Speicher der TM FAST geladen, aber noch nicht aktiv. Dies liegt an der Einstellung in den TM FAST-Eigenschaften.



### Überprüfung des FPGA-Status

Der FPGA-Status kann im Projektbaum über "Lokale Module > TM FAST1 > Inbetriebnahme" und das Fenster "Inbetriebnahme" oder über die Variablentabelle "Test\_Handler" überprüft werden.





### **Bedienung** 2.3.

Das Beispiel wird über die Variablen-Tabelle "Test\_Handler" beobachtet und bedient. Darüber können Sie folgendes tun:

- Den Zustand des FPGAs steuern.
- Den Wert des Parameters "Cam1Offval" einstellen.
- Alle I/O-Zustandswerte (DI, DQ, RS485) auslesen.
- Den "CntVal"-Zähler auslesen.

Sie verwalten die TM FAST-Anwendung und lesen die Statusinformationen der TM FAST-Anwendung über den Aufruf der Anweisung "LTMFAST\_ControlREC" im OB 1.

### Ausgangszustand

Öffnen Sie über den Projektbaum die Variablentabelle "Test\_Handler".



Die Logik des TM FAST ist bis zu diesem Zeitpunkt noch nicht aktiviert. Die Werte im Bereich "Feedback Interface" (1) sind aus diesem Grund noch alle "0".

### Aktivieren der Logik

Sie können den Status der Logik steuern, indem Sie über die Kommandoschnittstelle in der Variablentabelle die Variablen im Bereich "Command to set State of FPGA" ansteuern.

Im Bereich "State of the FPGA" können Sie in der Variablen <ActualState> das Ergebnis des Kommandos sehen.

Mögliche Kommandos sind:

- 0 : Modulstatus lesen
- 1: TM FAST-Anwendung vom Flash-Speicher in das FPGA laden
- 2: TM FAST-Anwendung in FPGA aktivieren
- 3: TM FAST-Anwendung aus FPGA entfernen
- 4: TM FAST-Anwendung aus Flash-Speicher löschen

Mögliche Rückmeldungen der Kommandoschnittstelle sind:

- 0: TM FAST-Anwendung wurde gelöscht.
- 1: TM FAST-Anwendung ist geladen, aber nicht aktiv.
- 2 : TM FAST-Anwendung ist geladen und aktiv.
- 1. Tragen Sie für die Variable <ControlFPGState.Command> den Steuerwert ("Monitor value")"16#02" (TM FAST-"TRUE" ("Monitor value") Anwendung in FPGA aktivieren) und für die Variable «ControlFPGState.req» den Steuerwert in die Spalte "Modify value" ein und aktivieren Sie den Steuervorgang.



2. Der Wert der Variablen <ControlFPGAstate.ActualState> wechselt daraufhin in den Zustand 16#02 (TM FAST-Anwendung ist geladen und aktiv).

Ebenso ändern sich die Werte im Bereich "Feedback interface" (siehe Tabelle 1-2), was beweist, dass die Logik aktivert

- 3. 1: Alive-Bit = 1 (DI0)
  - 2: Wahl der Ausgangsfrequenz DI6 (hier 0 = 1 kHz)
  - 3: aktueller Zählwert (0x000 0xFFFF)

# 3. Wissenswertes

Die folgenden Tabellen demonstrieren Ihnen in der Übersicht die Zuordnung der vollständigen FPGA-Register zum Prozessabbild der PLC, das in diesem Fall jeweils ab der Adresse 0 in der HW-Konfiguration projektiert ist. Es verdeutlicht auch die Konvertierung der Bitreihenfolge zwischen TM FAST Modul und TIA Portal.

| PLC (BYTE) | PLC(WORD)        | PLC (DWORD) | VHDL ENTITY      |
|------------|------------------|-------------|------------------|
| QB0        | 0,440            |             | CTRL_IF_0 [3124] |
| QB1        | – QW0            | 000         | CTRL_IF_0 [2316] |
| QB2        | OWA              | – QD0       | CTRL_IF_0 [158]  |
| QB3        | – QW2            |             | CTRL_IF_0 [70]   |
| QB4        | OWA              |             | CTRL_IF_1 [3124] |
| QB5        | – QW4            | 004         | CTRL_IF_1 [2316] |
| QB6        | OWC              | – QD4       | CTRL_IF_1 [158]  |
| QB7        | – QW6            |             | CTRL_IF_1 [70]   |
| QB8        | 0,440            |             | CTRL_IF_2 [3124] |
| QB9        | – QW8            | 000         | CTRL_IF_2 [2316] |
| QB10       |                  | – QD8       | CTRL_IF_2 [158]  |
| QB11       | – QW10           |             | CTRL_IF_2 [70]   |
| QB12       | 0,144.0          |             | CTRL_IF_3 [3124] |
| QB13       | - QW12<br>- QW14 | - QD12      | CTRL_IF_3 [2316] |
| QB14       |                  |             | CTRL_IF_3 [158]  |
| QB15       |                  |             | CTRL_IF_3 [70]   |
| QB16       | 0.041.5          |             | CTRL_IF_4 [3124] |
| QB17       | – QW16           | 0046        | CTRL_IF_4 [2316] |
| QB18       | OWIAO            | – QD16      | CTRL_IF_4 [158]  |
| QB19       | – QW18           |             | CTRL_IF_4 [70]   |
| QB20       | 0,412.0          |             | CTRL_IF_5 [3124] |
| QB21       | – QW20           | 0020        | CTRL_IF_5 [2316] |
| QB22       | 0,442.2          | – QD20      | CTRL_IF_5 [158]  |
| QB23       | – QW22           |             | CTRL_IF_5 [70]   |
| QB24       | OW24             |             | CTRL_IF_6 [3124] |
| QB25       | – QW24           | 0024        | CTRL_IF_6 [2316] |
| QB26       | OWIG             | – QD24      | CTRL_IF_6 [158]  |
| QB27       | – QW26           |             | CTRL_IF_6 [70]   |
| QB28       | - OW20           |             | CTRL_IF_7 [3124] |
| QB29       | – QW28           | 0030        | CTRL_IF_7 [2316] |
| QB30       | OWZO             | – QD28      | CTRL_IF_7 [158]  |
| QB31       | – QW30           |             | CTRL_IF_7 [70]   |
|            |                  |             |                  |

| LC (BYTE) | PLC(WORD)        | PLC (DWORD) | VHDL ENTITY    |
|-----------|------------------|-------------|----------------|
| IB0       | IIMO             |             | FB_IF_0 [3124] |
| IB1       | – IWO            | 100         | FB_IF_0 [2316] |
| IB2       | IW/2             | – IDO       | FB_IF_0 [158]  |
| IB3       | - IW2            |             | FB_IF_0 [70]   |
| IB4       | 114/4            |             | FB_IF_1 [3124] |
| IB5       | - IW4            | 15.4        | FB_IF_1 [2316] |
| IB6       | IMAG             | – ID4       | FB_IF_1 [158]  |
| IB7       | - IW6            |             | FB_IF_1 [70]   |
| IB8       | IIMO             |             | FB_IF_2 [3124] |
| IB9       | - IW8            | ID 0        | FB_IF_2 [2316] |
| IB10      | 1144.0           | – ID8       | FB_IF_2 [158]  |
| IB11      | – IW10           |             | FB_IF_2 [70]   |
| IB12      | - IW12<br>- IW14 |             | FB_IF_3 [3124] |
| IB13      |                  |             | FB_IF_3 [2316] |
| IB14      |                  | − ID12      | FB_IF_3 [158]  |
| IB15      |                  |             | FB_IF_3 [70]   |
| IB16      | NA 6             |             | FB_IF_4 [3124] |
| IB17      | – IW16           | 1046        | FB_IF_4 [2316] |
| IB18      | 111140           | — ID16      | FB_IF_4 [158]  |
| IB19      | – IW18           |             | FB_IF_4 [70]   |
| IB20      |                  |             | FB_IF_5 [3124] |
| IB21      | – IW20           | ID 20       | FB_IF_5 [2316] |
| IB22      |                  | — ID20      | FB_IF_5 [158]  |
| IB23      | – IW22           |             | FB_IF_5 [70]   |
| IB24      |                  |             | FB_IF_6 [3124] |
| IB25      | – IW24           |             | FB_IF_6 [2316] |
| IB26      | 111000           | ─ ID24      | FB_IF_6 [158]  |
| IB27      | – IW26           |             | FB_IF_6 [70]   |
| IB28      | 114/20           |             | FB_IF_7 [3124] |
| IB29      | – IW28           | 10.22       | FB_IF_7 [2316] |
| IB30      | 11472            | — ID28      | FB_IF_7 [158]  |
| IB31      | – IW30           |             | FB_IF_7 [70]   |

Tabelle 3-1 - Rückmeldeschnittstelle

# 4. Anhang

### 4.1. Service und Support

### SiePortal

Die integrierte Plattform für Produktauswahl, Einkauf und Support – und Verbindung von Industry Mall und Online Support. Die neue Startseite, ersetzt die bisherigen Startseiten der Industry Mall sowie des Online Support Portals (SIOS) und fasst diese zusammen.

- Produkte & Services
   Unter Produkte & Services finden Sie alle unsere Angebote, die bisher im Mall Katalog verfügbar waren.
- Support
   Im Bereich Support finden Sie alle Informationen, die f
   ür die L
   ösung technischer Probleme mit unseren Produkten hilfreich sind.
- mySieportal
  mySiePortal ist Ihr persönlicher Bereich, der Funktionen, wie z. B. die Warenkorbverwaltung oder die Bestellübersicht
  anzeigt. Den vollen Funktionsumfang sehen Sie hier erst nach erfolgtem Login.

Das SiePortal rufen Sie über diese Adresse auf:

sieportal.siemens.com

### **Industry Online Support**

Der Industry Online Support ist die bisherige Adresse für Informationen zu unseren Produkten, Lösungen und Services. Produktinformationen, Handbücher, Downloads, FAQs und Anwendungsbeispiele – alle Informationen sind mit wenigen Mausklicks erreichbar:

support.industry.siemens.com

### **Technical Support**

Der Technical Support von Siemens Industry unterstützt Sie schnell und kompetent bei allen technischen Anfragen mit einer Vielzahl maßgeschneiderter Angebote – von der Basisunterstützung bis hin zu individuellen Supportverträgen.

Anfragen an den Technical Support stellen Sie per Web-Formular: support.industry.siemens.com/cs/my/src

### SITRAIN - Digital Industry Academy

Mit unseren weltweit verfügbaren Trainings für unsere Produkte und Lösungen unterstützen wir Sie praxisnah, mit innovativen Lernmethoden und mit einem kundenspezifisch abgestimmten Konzept.

Mehr zu den angebotenen Trainings und Kursen sowie deren Standorte und Termine erfahren Sie unter: siemens.de/sitrain

### **Industry Online Support App**

Mit der App "Industry Online Support" erhalten Sie auch unterwegs die optimale Unterstützung. Die App ist für iOS und Android verfügbar:





### 4.2. Links und Literatur

| Nr. | Thema                                                                                                                                                                                                                        |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| \1\ | Siemens Industry Online Support https://support.industry.siemens.com                                                                                                                                                         |
| 121 | Link auf die Beitragsseite des Anwendungsbeispiels<br>https://support.industry.siemens.com/cs/ww/de/view/109823442                                                                                                           |
| 131 | Programmierhandbuch – Erstellen einer TM FAST-Anwendung <a href="https://support.industry.siemens.com/cs/ww/de/view/109816088">https://support.industry.siemens.com/cs/ww/de/view/109816088</a>                              |
| \4\ | Gerätehandbuch – Technologiemodul TM FAST<br>https://support.industry.siemens.com/cs/ww/de/view/109816087                                                                                                                    |
| 151 | Ergänzende SW-Komponenten https://support.industry.siemens.com/cs/ww/de/view/109817062                                                                                                                                       |
| 161 | MultiFieldbus Configuration Tool (MFCT) https://support.industry.siemens.com/cs/ww/de/view/109773881                                                                                                                         |
| 171 | Support Package für den Hardware Katalog zur Integration der TM FAST in TIA Portal V17 <a href="https://support.industry.siemens.com/cs/ww/de/view/72341852">https://support.industry.siemens.com/cs/ww/de/view/72341852</a> |
| 181 | Intel® Quartus® Prime http://www.intel.com/quartus                                                                                                                                                                           |

Tabelle 4-1

# 4.3. Änderungsdokumentation

| Version | Datum   | Änderung      |
|---------|---------|---------------|
| V1.0    | 09/2023 | Erste Ausgabe |

Tabelle 4-2

Beitrags-ID: 109823442 V1.0 09/2023 © Siemens 2023 27